赛灵斯机器视觉开发平台
赛灵斯机器视觉开发平台
相关资料下载:

 

依元素机器视觉开发平台,采用FPGA做为图像处理、算法开发平台,选用Xilinx Virtex5 LX系列,做为算法的开发。

 

在此平台中有CMOS sensor 的图像输入与标准的VGA输出及丰富的存储器 DDR SDRAM 256Mbx2 ,还有USB2.0、 Ethernet与RS-232与电脑互连,并有扩展IO 可做扩展如马达控制…等。 

除此之外,我们还有应用广泛的FMC 接口,我们亦提供的丰富的FMC 子板,可提供多种功能扩充与多路的CMOS sensor输入。

[产品特性]

 

 

资源

参数指标 内容来自 uwa

FPGA

XC5VLX85  封装 :FFG676 ;12960 slices;

840 distributed RAM; 48 DSP48E Slices

SRAM

IS61WV25632BLL;  8M-BIT static RAM

DDR SDRAM

片外512Mbit的DDR SDRAM 模块由两片256MbitDDR SDRAM组成。

EEPROM

ATMEL 2Kb容量的I2C介面的EEPROM

10/100M Ethernet

提供10/100M 以太网接口,使用PHY为RTL8201BL

CCD模块 内容来自 uwa

预留一个CCD_Camera介面,可以將640*480分辨率的CMOS image sensor插在EES-137板子上

USB2.0接口

USB控制芯片CY7C68013与FPGA相连

PS/2接口

支持PS/2鼠标键盘

RS232串口

支持RS232串口数据传输

JTAG调试接口

支持FPGA与PROM的JTAG下载和调试

LED

6个指示信号的发光二级管, 经CPLD控制

FMC 本文来自如斯

FMC子卡接口,提供80个IO可用IO脚,提供5V和3.3V电源供电

LCD模块

16X2的字元型LCD显示

VGA介面

支持640x480,800×600,1024x768等自定义分辨率

SystemACE

包含一个CompactFlash(CF)接口控制单元

User IO

提供User IO共42个IO,可以作为使用者扩充IO之用, IO均为3.3V标准。

测试点

预留30个给使用者当测试点

User DIP Switch copyright UWA

4bit DIP切换开关,经CPLD到FPGA.

按钮和开关

4个按钮输入与1个Reset输入,

Clock

带有一个27M和一个66.67M晶振可供选择

POWER

+5V/6A输入

 

 

 

 

依元素机器视觉开发平台,采用FPGA做为图像处理、算法开发平台,选用Xilinx Virtex5 LX系列,做为算法的开发。

 

在此平台中有CMOS sensor 的图像输入与标准的VGA输出及丰富的存储器 DDR SDRAM 256Mbx2 ,还有USB2.0、 Ethernet与RS-232与电脑互连,并有扩展IO 可做扩展如马达控制…等。 

除此之外,我们还有应用广泛的FMC 接口,我们亦提供的丰富的FMC 子板,可提供多种功能扩充与多路的CMOS sensor输入。

[产品特性]

 

 

资源

参数指标 copyright UWA

FPGA

XC5VLX85  封装 :FFG676 ;12960 slices;

840 distributed RAM; 48 DSP48E Slices

SRAM

IS61WV25632BLL;  8M-BIT static RAM

DDR SDRAM

片外512Mbit的DDR SDRAM 模块由两片256MbitDDR SDRAM组成。

EEPROM

ATMEL 2Kb容量的I2C介面的EEPROM

10/100M Ethernet

提供10/100M 以太网接口,使用PHY为RTL8201BL

CCD模块 UWA

预留一个CCD_Camera介面,可以將640*480分辨率的CMOS image sensor插在EES-137板子上

USB2.0接口

USB控制芯片CY7C68013与FPGA相连

PS/2接口

支持PS/2鼠标键盘

RS232串口

支持RS232串口数据传输

JTAG调试接口

支持FPGA与PROM的JTAG下载和调试

LED

6个指示信号的发光二级管, 经CPLD控制

FMC asthis.net

FMC子卡接口,提供80个IO可用IO脚,提供5V和3.3V电源供电

LCD模块

16X2的字元型LCD显示

VGA介面

支持640x480,800×600,1024x768等自定义分辨率

SystemACE

包含一个CompactFlash(CF)接口控制单元

User IO

提供User IO共42个IO,可以作为使用者扩充IO之用, IO均为3.3V标准。

测试点

预留30个给使用者当测试点

User DIP Switch UWA

4bit DIP切换开关,经CPLD到FPGA.

按钮和开关

4个按钮输入与1个Reset输入,

Clock

带有一个27M和一个66.67M晶振可供选择

POWER

+5V/6A输入

 

 

 

var _hmt = _hmt || []; (function() { var hm = document.createElement("script"); hm.src = "https:/web.archive.org/web/20230424191143/https:/hm.baidu.com/hm.js?59f251022744104286dab5482624e098"; var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(hm, s); })();